午夜三级做爱黄片,午夜福利小视频,午夜国产成人精品,午夜黄色在线视频 - www.atkqc.com

由于操作過于頻繁级嘀,請點擊下方按鈕進行驗證毁察!

NI LabVIEW FPGA和軟件設計射頻儀器的優(yōu)勢所在

        許多LabVIEW FPGA的范例項目都可以作為您射頻應用的起始點赘湾,并且這些項目也能在諸如NI PXIe-5644R VST之類的設備上使用。值得一提的是尚染,用戶可以根據(jù)儀器數(shù)據(jù)移動模式(與矢量信號分析儀或發(fā)生器擁有相似的自定義開始律逼,停止和參考觸發(fā)顯示界面),或者根據(jù)數(shù)據(jù)流模式(適用于在線信號處理或者錄制和回放應用)對FPGA進行自定義逗柴。

 

概覽
        無線設備的數(shù)量蛹头、通信標準的多樣性,以及調制方案的復雜度戏溺,每一年都在不斷增加渣蜗。而隨著每一代新技術的誕生,由于使用傳統(tǒng)技術測試無線設備旷祸,需要大量更復雜的測試設備耕拷,其成本也在不斷提高。

        使用虛擬(軟件)儀器與模塊化I/O相結合是一種最小化硬件成本并減少測試時間的方法托享。軟件設計儀器的新方法使得射頻測試工程師無需憑借自定義或特殊標準的儀器骚烧,就能以多個數(shù)量級的幅度減少測試時間。

        閱讀此文可以幫助您了解如何使用NI LabVIEW FPGA來設計和自定義您的射頻儀器闰围,以及通過軟件設計的儀器能為您的測試系統(tǒng)所帶來的好處赃绊。
軟件設計儀器簡介
        多年來,測試工程師一直在運用諸如LabVIEW的軟件包來實現(xiàn)自定義射頻測量系統(tǒng)辫诅,并與傳統(tǒng)封裝儀器相比盡可能地減少成本凭戴。使用軟件設計的方法不僅提供了強大的靈活性,更能使測試工程師利用到最新的PC炕矮,CPU和總線技術所帶來的性能提升逆酣。
        CPU成為了許多高要求射頻測試應用的瓶頸,CPU有限的并行機制和軟件棧將會導致延時堡它,對于有些需要根據(jù)測量值或待測設備(DUT)的狀態(tài)而動態(tài)調整測試激勵的應用殖锹,就會影響到測試效果靡循。為了達到最理想的射頻測試系統(tǒng)效果,需要結合使用自定義儀器硬件和多核技術席磕,這也能使測試系統(tǒng)設計人員得以找到低延時和高吞吐量之間的平衡點铣滥,從而大幅減少測試時間。
        雖然現(xiàn)成即用的儀器硬件的性能早已被改善照窥,NI仍然致力于運用現(xiàn)場可編程門陣列(FPGA)技術提供更加開放和靈活的測試設備肃萍。簡而言之,F(xiàn)PGA是一種用戶可以自定義的高密度的數(shù)字芯片羹李,可以使得測試工程師將他們的自定義信號處理方法和控制算法結合到測試硬件中股航。因此,即成可用的射頻硬件包含了諸多優(yōu)點:高質量的測量技術猖驹,且在其最新的構件中包含了可靠的翠节,可溯源的測量方法,通過與高度并行的用戶自定義邏輯相結合积仗,可以產生較低的延遲疆拘,并且它能夠與I/O直接連接以用于在線處理和嚴格的控制環(huán)路。
        關于此類硬件的一個案例是NI PXIe-5644R vector signal transceiver (VST)寂曹。該設備融合了矢量信號發(fā)生器和矢量信號分析儀的功能哎迄,并包含了一個用戶可編程FPGA來用于實時信號處理和控制。由于FPGA賦予其更多的靈活性稀颁,VST非常適合用于自定義觸發(fā)芬失,待測設備控制楣黍,并行測試和實時數(shù)字信號處理(DSP)匾灶。
使用LabVIEW FPGA將LabVIEW的運用擴展至硬件自定義
        雖然FPGA已廣泛用于自定義主板設計或是即成可用設備的一部分,但用戶自定義FPGA迄今為止還未被大量用于即成可用的射頻儀器設備中租漂。這主要是因為對這些設備進行編程需要擁有專業(yè)的背景知識阶女。硬件描述語言或HDL,通常學習起來非常困難哩治,唯有數(shù)字電路設計專家才能勝任秃踩。
        LabVIEW FPGA模塊可以幫助大量的工程師和科學家接觸到最新的FPGA技術。使用圖形化編程方法扫矾,用戶可以在硬件中實現(xiàn)邏輯定義射頻儀器的行為酿萄。事實上,LabVIEW的圖形化數(shù)據(jù)流的特性非常適合用于實現(xiàn)并視覺化呈現(xiàn)那些可在FPGA上進行的并行操作勘浇。雖然使用LabVIEW對FPGA編程還是略有區(qū)別争峭,也需要進行額外的學習,但其難度將明顯小于學習HDL的難度劈咕。

圖1馍逗,使用LabVIEW FPGA模塊冻找,用戶可以使用熟悉的LabVIEW代碼對儀器硬件進行自定義。對于射頻應用衩羹,用戶可以以預創(chuàng)建的范例項目為基礎帜蘑,添加相應修改以實現(xiàn)自定義觸發(fā),待測設備控制弧劳,信號處理等功能珍垦。

        許多LabVIEW FPGA的范例項目都可以作為您射頻應用的起始點,并且這些項目也能在諸如NI PXIe-5644R VST之類的設備上使用壁挖。值得一提的是苍糠,用戶可以根據(jù)儀器數(shù)據(jù)移動模式(與矢量信號分析儀或發(fā)生器擁有相似的自定義開始,停止和參考觸發(fā)顯示界面)啤誊,或者根據(jù)數(shù)據(jù)流模式(適用于在線信號處理或者錄制和回放應用)對FPGA進行自定義岳瞭。
軟件設計儀器與傳統(tǒng)方法的對比
        在射頻測量系統(tǒng)中運用基于FPGA的硬件可以帶來從低延時待測設備的控制到減少CPU負載等諸多好處。在下文中將介紹更多不同應用的詳細情況蚊锹。
使用交互式待測設備控制方法瞳筏,提高測試系統(tǒng)的整合度
        在許多射頻測試系統(tǒng)中,需要使用數(shù)字信號或自定義協(xié)議來控制需要被控制的設備和芯片牡昆。傳統(tǒng)的自動化測試系統(tǒng)可以通過待測設備的模式進行排序姚炕,在每一個不同的階段進行所需的測量工作。有些智能型的自動化測試儀器(ATE)系統(tǒng)可以根據(jù)接收到的測量值在待測設備設置之間進行排序丢烘。
        對于任意兩種情況柱宦,包含了FPGA的軟件設計儀器都可以降低成本并減少測試時間。將測量處理和數(shù)字控制整合至一個儀器中可以降低系統(tǒng)對其他數(shù)字I/O的需求播瞳,并且也無需在儀器間對觸發(fā)進行配置掸刊。對于有些必須根據(jù)接受到的測量數(shù)據(jù)進行控制的待測設備,軟件設計儀器可以在硬件中關閉循環(huán)赢乓,以減少因在軟件中進行決策所帶來的高延時忧侧。

[DividePage:NextPage]

使用硬件測量減少測試時間,提高測試可靠性
        雖然當今基于軟件的測試系統(tǒng)只能對有限數(shù)量的測量進行并行處理子钱,但只要通過FPGA邏輯据篇,軟件設計儀器可以毫無限制地實現(xiàn)并行處理。通過硬件并行機制可以處理大量的測量任務或數(shù)據(jù)通道码果,而無需對指定的測量任務進行挑選担泥。諸如快速傅里葉變換、濾波佛殉、調制和解調等計算谨斥,可以在硬件中進行,由此可以減少CPU的數(shù)據(jù)傳送量和處理量惠翼。諸如實時頻譜屏蔽之類的功能束敦,使用軟件設計儀器侨直,可以比使用傳統(tǒng)封裝儀器獲得更高的速率。
        此外匾瓣,在硬件中執(zhí)行測量任務的低延時意味著在同樣的時間內靠婴,標準測試系統(tǒng)可能只能要求完成一個測量任務,但其卻可以同時進行數(shù)十個甚至上百個實時測量任務袱耽,從而提高測試結果的質量并增加射頻測試的可靠程度杀餐。而且,由于測量任務可以在硬件中連續(xù)執(zhí)行朱巨,并周期性地從主機測試程序中進行采樣史翘,用戶可以完全不用擔心遺漏任何重要的數(shù)據(jù)。

圖2. 使用軟件設計儀器冀续,用戶可以連續(xù)采集數(shù)據(jù)并執(zhí)行測試(定期采樣測試結果)琼讽,而無需停止采集過程來傳輸信息。


通過閉環(huán)反饋快速達到最理想的測試條件
        某些射頻測試要求待測設備設置或環(huán)境和生產處理的數(shù)量需要根據(jù)所接收到的測量任務進行改變洪唐;這就需要一個閉環(huán)系統(tǒng)钻蹬,但其常常由于軟件棧的延時而受到限制。在許多情況下凭需,可以在硬件中直接閉環(huán)问欠,從而使得CPU無需再計算下一個定位點。這樣可以將閉環(huán)測試時間從數(shù)十秒減少至零點幾秒粒蜈。
通過用戶自定義觸發(fā)來處理特定的數(shù)據(jù)
        使用儀器型硬件已解決了觸發(fā)行為的延時問題顺献。然而,通過使用軟件設計的儀器枯怖,用戶可以將自定義觸發(fā)功能集成到設備中灭西,從而可以在特定情況下快速執(zhí)行命令。靈活的基于硬件的觸發(fā)意味著用戶可以在捕捉重要的測量數(shù)據(jù)或激活其他的儀器設備時疯蓄,將自定義頻譜屏蔽或其他復雜的條件設置為標準枪素。并且咬跷,通過選擇硬件中特定的數(shù)據(jù)可以使得用戶解放CPU以用于其他重要的任務猩镰。
在設計過程中合理運用軟件投資
        雖然本文內容主要有關射頻測試,但工程師也越來越多地在設計和測試階段反復地使用IP演避,縮短產品上市周期并大幅減少測試總體費用氨鹤。通過LabVIEW FPGA,可以對數(shù)字信號處理算法進行定義偶咸,并可將其視為設備的一部分或元件確認而重復運用何煞,從而無需再從頭開始編寫測試代碼。這能夠加速測試的開發(fā)(在設計環(huán)節(jié)的初期即可開始進行測試)殊泼,同時也使得測試覆蓋的范圍更加完整柿患。

圖3. IP可以在設計和測試階段反復使用烁犀,從而減少測試的開發(fā)時間并提供更加完整的測試范圍

永不過時的軟件設計儀器
        在未來幾年中,廠商定義的儀器和功能固定的即用儀器將毫無疑問地繼續(xù)存在森枪。然而视搏,越來越多復雜的射頻設備和產品上市時間的壓力已推動了基于軟件的儀器系統(tǒng)的不斷增加,這些趨勢的延續(xù)意味著在不久的將來县袱,軟件設計儀器將逐漸在射頻測試浑娜,乃至在所有的測試儀器中,扮演一個不可或缺的重要角色式散。
        軟件設計儀器提供了高度的靈活筋遭、優(yōu)質的性能,以及采用即時可用硬件而具備的永不過時性暴拄。當系統(tǒng)要求改變時漓滔,軟件設計儀器的軟件投資將通過不同的模塊化I/O得以保留,而現(xiàn)有的I/O也可以根據(jù)實際應用而隨時改變乖篷。


聲明:本網站所收集的部分公開資料來源于互聯(lián)網次和,轉載的目的在于傳遞更多信息及用于網絡分享,并不代表本站贊同其觀點和對其真實性負責那伐,也不構成任何其他建議踏施。本站部分作品是由網友自主投稿和發(fā)布、編輯整理上傳披滑,對此類作品本站僅提供交流平臺徒锄,不為其版權負責。如果您發(fā)現(xiàn)網站上所用視頻羹卷、圖片安芋、文字如涉及作品版權問題,請第一時間告知淀胞,我們將根據(jù)您提供的證明材料確認版權并按國家標準支付稿酬或立即刪除內容售芳,以保證您的權益!聯(lián)系電話:010-58612588 或 Email:editor@mmsonline.com.cn两军。

網友評論 匿名:
相關鏈接
  • 設計仿真 | 家電行業(yè)仿真數(shù)據(jù)管理平臺方案
  • 25-01-25
  • 設計仿真 | Dytran & Actran聯(lián)合仿真方案
  • 25-01-25
  • 生產制造 | 產品加工-EDGECAM創(chuàng)建多方向坐標系
  • 25-01-25
  • 質量管理 | Q-DAS 2025 Q1上海公開課: 數(shù)字化質量新征程
  • 25-01-25
  • 好課上新 | 深入解析海克斯康PC-DMIS曲線方程編程
  • 25-01-24
  • 實用技巧分享 | 按照您自己的節(jié)奏掌握新的PolyWorks技能
  • 25-01-23
  • 2025 PolyWorks 2月&3月教室型培訓報名啟動别威!
  • 25-01-23
  • 新版本下載 | PolyWorks? Metrology Suite 2024 IR7
  • 25-01-23
  • 如何在電動汽車時代重塑模具行業(yè)的未來第献?
  • 25-01-23
  • Inventor 支招 | 多層建筑練習
  • 25-01-23
  • 客戶證言 | 真誠反饋,用心聆聽
  • 25-01-21
  • 中國工業(yè)軟件市場前景展望:增速微調兔港,發(fā)展勢頭強勁
  • 25-01-20
  • 河购粒克斯康設計仿真 | 基于Digimat & ODYSSEE的結構不確定性量化分析
  • 25-01-17
  • 設計仿真 | AM STUDIO 增材制造數(shù)據(jù)準備解決方案
  • 25-01-17
  • MSC Nastran Global Local分析技術
  • 25-01-17
  • 生產制造 | 模具設計與制造-VISI料帶設計
  • 25-01-17
  • 質量管理 | 中小企業(yè)質量入門級方案:實時交互式可視化監(jiān)控
  • 25-01-17
  • 好課上新 | 解鎖PC-DMIS高頻常用技巧,讓測量更簡單
  • 25-01-17
  • 復雜齒輪測量不再難衫樊,QUINDOS軟件助力Werner Bauser實現(xiàn)質量提升
  • 25-01-16
  • 線下培訓 | 2025年红撸克斯康設計與工程軟件公開課計劃正式啟動
  • 25-01-13
  • 分享到

    相關主題